D類音頻放大器系列產(chǎn)品,這類放大器簡化了系統(tǒng)設計,因此無需額外的I2C編程、低抖動的采樣時鐘、邏輯電平轉換器、特殊的電路板布局設計或EMI濾波器。本文將解釋如何在節(jié)省電路板空間、降低成本和減少工作量的同時實現(xiàn)高性能的音頻輸出。
新一代即插即用的數(shù)字D類音頻放大器的性能遠遠優(yōu)于傳統(tǒng)的模擬D類放大器。更重要的是,數(shù)字輸入D類放大器還具有低功耗、低復雜性、低噪聲和低成本的優(yōu)勢。
電子產(chǎn)品生產(chǎn)商通常使用不帶濾波器的高效率模擬D類放大器來滿足手機、平板電腦、家用監(jiān)控和智能音箱中的便攜揚聲器的功率需求。這些D類放大器可直接連接到電池,以盡可能地降低損耗并減少組件數(shù)量。這些放大器還可實現(xiàn)大于80 dB的電源抑制比,這對于避免GSM通訊的217 Hz干擾來說非常重要。
模擬D類放大器一般需要在處理器側使用DAC和線路驅動放大器(圖1),這會增加芯片成本和功耗,并導致?lián)P聲器的輸出噪聲。這種D類放大器還要求良好的電路板布局設計,以避免信號耦合到模擬電路而導致性能下降。
圖1.使用模擬D類放大器的常規(guī)系統(tǒng)。處理器側的DAC和線路驅動放大器會增加成本、功耗和揚聲器輸出噪聲。
數(shù)字D類音頻放大器則不需要特殊的電路板布局設計。這些單通道D類放大器可以放置在電路板上的較遠位置,以最大限度地減少電池和揚聲器負載之間的走線。這些放大器不需要模擬D類放大器所必需的的DAC和線路驅動放大器,可以降低尺寸和成本,設計更為簡單。
簡化系統(tǒng)設計
大多數(shù)數(shù)字放大器接收脈沖編碼調(diào)制(PCM)或I2S數(shù)據(jù)輸入時,需要三根連接線:BCLK、LRCLK和DIN。PCM格式的輸入不需要在處理器側使用調(diào)制器或對數(shù)據(jù)進行上采樣(圖2)。較早的PCM輸入的放大器需要干凈的主時鐘(MCLK)以生成無抖動的采樣時鐘,而較新的PCM輸入的放大器,如 MAX98357、MAX98360 和 MAX98365 等,則不再需要MCLK輸入,因此引腳數(shù)、功耗和電路復雜度都大大降低。
圖2.PCM輸入的數(shù)字D類放大器的系統(tǒng)只需要使用三根連接線,而且處理器側不需要調(diào)制器或對數(shù)據(jù)進行上采樣。
較早的數(shù)字放大器提供可調(diào)的采樣速率和/或位深度,因此在某些情況下需要對放大器進行復雜的編程。新一代的數(shù)字放大器則可以自動檢測各種采樣速率和位深度,支持自動配置,無需任何編程。
在多通道的實現(xiàn)方案中,數(shù)字D類音頻放大器可以減少電路板上的外圍電容和布線。PCM輸入只需要BCLK、LRCLK和DIN三根連接線就可以輸出立體聲或8通道的TDM數(shù)據(jù)。而相比之下,模擬D類放大器一般需要兩個差分輸入信號共四根連接線,還需要額外的交流耦合電容(見圖1和圖2)。
大多數(shù)數(shù)字放大器同時需要較低的數(shù)字電源電壓(1.8 V)和較高的揚聲器電源電壓(2.5 V至5.5 V)。但是使用MAX98357和MAX98360等單電源供電的D類放大器可以簡化電路設計并減少元件數(shù)量。MAX98365可以采用3.0 V至5.5 V的單電源供電,也可以采用1.8 V至5.5 V和3.0 V至14.0 V的雙電源供電。數(shù)字輸入的邏輯電平獨立于器件的電源電壓,輸入邏輯電平可以是1.2 V至5.5 V之間的任何值,無需邏輯電平轉換器。
抖動容差和時鐘發(fā)生
數(shù)字D類音頻放大器通常面臨時鐘抖動的新挑戰(zhàn)。為了獲得良好的音頻質量,大部分數(shù)字輸入放大器要求相當?shù)偷腂CLK或MCLK的時鐘抖動。數(shù)據(jù)手冊通常不會具體給出抖動容差的數(shù)值,如果給出,典型值約為200 ps的均方根抖動。較高的時鐘抖動通常會降低放大器的動態(tài)范圍或滿量程THD+N性能。
在許多系統(tǒng)中,處理器的基準振蕩器頻率不是BCLK的簡單倍數(shù),因此為放大器提供低抖動的時鐘并不容易。例如,13 MHz是GSM電話的常見晶振頻率、27 MHz則通常用于視頻解決方案,這些基準頻率都不是44.1 kSPS或48 kSPS的音頻采樣速率的簡單倍數(shù)。因此,系統(tǒng)通常采用復雜的小數(shù)N分頻鎖相環(huán)來生成音頻專用的時鐘。在某些情況下,該解決方案需要單獨的音頻基準振蕩器,這會增加系統(tǒng)復雜性和物料成本。
另一種更好的解決方案是使用能容忍高時鐘抖動而不降低音頻性能的數(shù)字放大器。這種放大器可降低系統(tǒng)的復雜性。在最簡單的情況下,可以使用跳周期時鐘來產(chǎn)生BCLK,但這會產(chǎn)生異常高的抖動。如果跳過13 MHz的基準時鐘周期產(chǎn)生6.144 MHz的BCLK(48 kSPS × 128 OSR),則峰值抖動可達38.4 ns,均方根抖動可達22.2 ns(圖3),這比大多數(shù)DAC所能承受的抖動還要高出兩個數(shù)量級。
然而,新型的D類音頻放大器即使在這樣的時鐘抖動下仍具備大于103 dB的動態(tài)范圍性能。跳周期時鐘可通過處理器上的邏輯門電路來生成。新器件不需要鎖相環(huán)解決方案必需的振蕩器或環(huán)路濾波器。參見圖4。
圖3.來自于25 MHz時鐘跳周期生成的12.288 MHz MCLK
圖4.小數(shù)N分頻鎖相環(huán)與跳周期時鐘實現(xiàn)
抖動容差測試結果
測試結果表明,使用跳周期時鐘時,MAX98357、MAX98360和MAX98365的動態(tài)范圍不會降低。此時,器件的動態(tài)范圍性能比120 dB的DAC還高出20 dB。
圖5.動態(tài)范圍下降,跳周期時鐘抖動為11.5 ns rms
結語
數(shù)字無濾波D類音頻放大器支持簡單的電路實現(xiàn),無需額外的I2C編程、MCLK輸入、電平轉換器和EMI濾波器,具有高效率、低EMI和高輸出功率的特色。MAX98357和MAX98360采用WLP或QFN封裝,輸出功率可達3.2 W。MAX98365采用WLP封裝,輸出功率可達17.6 W。