h1_key

當(dāng)前位置:首頁(yè) >新聞資訊 > 技術(shù)文章>亞德諾>如何為ATE應(yīng)用創(chuàng)建具有拉電流和灌電流功能的雙輸出電壓軌
如何為ATE應(yīng)用創(chuàng)建具有拉電流和灌電流功能的雙輸出電壓軌
2023-03-17 551次



一種創(chuàng)建雙輸出電壓軌的方法,該方法能為設(shè)備電源(DPS)提供正負(fù)電壓軌,并且只需要一個(gè)雙向電源。傳統(tǒng)的設(shè)備電源供電方法使用兩個(gè)雙向(拉電流和灌電流能力)電源,一個(gè)為正電壓軌供電,一個(gè)為負(fù)電壓軌供電。這種配置不但笨重,且成本高昂。

DPS一般與自動(dòng)測(cè)試設(shè)備(ATE)和其他測(cè)量設(shè)備搭配使用。ATE是一種電腦控制機(jī)械設(shè)備,自動(dòng)驅(qū)動(dòng)傳統(tǒng)的手動(dòng)電子測(cè)試設(shè)備來(lái)評(píng)估功能、質(zhì)量、性能和應(yīng)力測(cè)試。這些ATE需要配套的DPS提供四象限電源運(yùn)行能力。DPS是一種四象限電源,可以提供正電壓或負(fù)電壓,同時(shí)具備拉電流和灌電流能力。要使用DPS為更大電流的應(yīng)用供電,需要將多個(gè)DPS設(shè)備組合在一起,以提高解決方案的電流容量。DPS可以提供拉電流和獲取灌電流,所以DPS的電源必須具備同樣的功能。采用雙輸出電壓軌設(shè)計(jì)旨在將所需的雙向電源的數(shù)量減少至一個(gè),同時(shí)仍然為DPS提供正負(fù)雙向電源。構(gòu)建雙向正電源非常簡(jiǎn)單,可以使用市面上提供拉電流和灌電流的多種IC實(shí)現(xiàn)。問(wèn)題在于根據(jù)受測(cè)設(shè)備(DUT)的要求,負(fù)電源也需要具有拉電流和灌電流能力。一種解決方案是使用雙向降壓IC,該IC可以配置用作反相降壓-升壓轉(zhuǎn)換器。例如 LTC3871,這是一個(gè)雙向降壓或升壓控制器,可用于正電壓軌和負(fù)電壓軌。

 


使用降壓IC設(shè)計(jì)反相降壓-升壓轉(zhuǎn)換器

1顯示了降壓轉(zhuǎn)換器的簡(jiǎn)化原理示意圖。該轉(zhuǎn)換器獲取正電壓輸入,然后輸出幅度更低的正電壓。圖2顯示了一個(gè)反相降壓-升壓轉(zhuǎn)換器,它獲取正電壓輸出,然后輸出幅度更小或更大的負(fù)電壓。如圖3所示,可以按照以下步驟,將降壓拓?fù)滢D(zhuǎn)換為反相降壓-升壓拓?fù)洌?/span>

●將降壓轉(zhuǎn)換器的正電壓輸出轉(zhuǎn)換為系統(tǒng)地

將降壓轉(zhuǎn)換器的系統(tǒng)地轉(zhuǎn)換為負(fù)電壓輸出節(jié)點(diǎn)

在降壓轉(zhuǎn)換器的VIN和正電壓輸出之間施加輸入電壓

 

 

4顯示了將降壓IC轉(zhuǎn)換為反相降壓-升壓配置的簡(jiǎn)化原理圖。

 

1.降壓轉(zhuǎn)換器。

 

 

2.反相降壓-升壓轉(zhuǎn)換器。

 

 

3.將降壓轉(zhuǎn)換器轉(zhuǎn)換為反相降壓-升壓配置。

 

 

4.反相降壓-升壓拓?fù)渲惺褂玫慕祲篒C。

 


轉(zhuǎn)換降壓IC的工作原理

拉電流

5顯示反相降壓-升壓轉(zhuǎn)換器的波形,以及提供拉電流時(shí)的電流路徑。圖5a顯示控制MOSFET導(dǎo)通時(shí)轉(zhuǎn)換器中的電流流動(dòng)。圖5c顯示控制MOSFET中的電流流動(dòng),其平均值為輸入電流。在這段時(shí)間內(nèi),電感開(kāi)始儲(chǔ)存電能,使電流升高,輸出電容為負(fù)載供電。在此期間,電感電壓等于輸入電壓。

 

當(dāng)control MOSFET關(guān)斷后,sync MOSFET導(dǎo)通,圖5b顯示sync MOSFET中的電流流動(dòng)。輸出電流是sync MOSFET的平均電流,電感電壓等于輸出電壓。當(dāng)電感開(kāi)始為負(fù)載和電容器供電時(shí),其電流開(kāi)始下降。每個(gè)開(kāi)關(guān)周期都如此重復(fù)。

 

轉(zhuǎn)換器反饋控制脈寬調(diào)制(PWM),將輸出電壓調(diào)節(jié)至分壓電阻設(shè)置的所需電平。公式1顯示了輸出電壓與輸入電壓之間的關(guān)系。

 

 

其中

VOUT =輸出電壓

VIN =輸入電壓

D =占空比

η = 系統(tǒng)效率

 

占空比大于50%時(shí),輸出電壓大于輸入電壓,占空比小于50%時(shí),輸出電壓小于輸入電壓。

 

 

圖5.(a)導(dǎo)通期間的電流流動(dòng),(b)關(guān)斷期間的電流流動(dòng),(c)流經(jīng)頂部/控制MOSFET的電流,(d)流經(jīng)底部/sync MOSFET的電流,(e)電感電壓。

 

灌電流

轉(zhuǎn)換器開(kāi)始獲取灌電流時(shí),電流從輸出流向輸入,如圖6a和6b所示。圖6c和6d分別顯示了電流流經(jīng)控制MOSFET和sync MOSFET的過(guò)程。由于轉(zhuǎn)換器正在獲取灌電流,所以負(fù)電流會(huì)流經(jīng)MOSFET。測(cè)試結(jié)果部分顯示了獲取灌電流期間的負(fù)電感電流。

 

圖6.(a)導(dǎo)通期間的電流流動(dòng),(b)關(guān)斷期間的電流流動(dòng),(c)流經(jīng)頂部/控制MOSFET的電流,(d)流經(jīng)底部/sync MOSFET的電流。

 


測(cè)試結(jié)果

7顯示用于測(cè)試設(shè)計(jì)的拉灌電流和灌拉電流能力的實(shí)際設(shè)置。圖8顯示了該設(shè)置的框圖。雙向直流電源用作VPOS的電源,處于CV模式。另一個(gè)直流電源連接至VNEG的輸出。此直流電源控制流入系統(tǒng)的電流量。阻塞二極管與該直流電源串聯(lián),確保轉(zhuǎn)換器提供拉電流時(shí)不會(huì)有電流流入轉(zhuǎn)換器。電子負(fù)載用作初始負(fù)載,以表明系統(tǒng)能夠從提供拉電流轉(zhuǎn)換為獲取灌電流,反之亦然。

 

 

7.用于進(jìn)行拉灌電流測(cè)試的電路板設(shè)置。

 

 

8.該測(cè)試板電路設(shè)置的框圖。

 

捕捉到的波形如圖9所示。直流電源開(kāi)啟后,VNEG電壓軌開(kāi)始獲取灌電流。從電感電流波形可以看出,它從正電流轉(zhuǎn)為負(fù)電流。在VNEG獲取灌電流時(shí),系統(tǒng)在此條件下保持開(kāi)環(huán),拉灌電流由外部直流電源的CC模式控制。圖10所示的VPOS也是如此。連接至其輸出的直流電電源開(kāi)啟后,VPOS電壓軌開(kāi)始獲取灌電流。

 

 

9.VNEG拉電流向灌電流轉(zhuǎn)變(+1 A至–20 A)。

 

 

10.VPOS拉電流向灌電流轉(zhuǎn)變(+1 A至–20 A)。

 

捕捉到的波形如圖11所示,展示了系統(tǒng)從拉電流向灌電流轉(zhuǎn)變的行為。從電感電流可以看出,它從負(fù)電流轉(zhuǎn)為正電流。這表明停止向VNEG施加DC電壓之后,電流重新轉(zhuǎn)變?yōu)槔娏?。圖12所示的VPOS電源軌也是如此。

 

 

11.VNEG灌電流向拉電流轉(zhuǎn)變(-20 A至+1 A)。

 

 

12.VPOS灌電流向拉電流轉(zhuǎn)變(-20 A至+1 A)。


雙輸出電壓軌能夠進(jìn)行VPOSVNEG雙向供電,所以減少了所需的設(shè)備數(shù)量。因?yàn)楣嗳胍粋€(gè)電源軌的電流可用于為另一個(gè)電源軌供電,使得主電源拉取的電流減少,所以其效率更高。該設(shè)計(jì)還有另一個(gè)優(yōu)勢(shì),即在設(shè)計(jì)雙向反相降壓-升壓轉(zhuǎn)換器時(shí),可供選擇的IC會(huì)更多。

 

  • MICROCHIP(微芯) PIC18F26K22-I/SS 產(chǎn)品參數(shù)介紹
  • MICROCHIP(微芯)的 PIC18F26K22-I/SS 是一款極具特色和優(yōu)勢(shì)的微控制器,在眾多應(yīng)用中展現(xiàn)出卓越的性能和功能。PIC18F26K22-I/SS 采用了高性能的 18 位 CPU 內(nèi)核,運(yùn)行速度高達(dá) 64 MHz,具備強(qiáng)大的數(shù)據(jù)處理能力,能夠高效地執(zhí)行復(fù)雜的指令和算法。其工作電壓范圍在 2.3V 至 5.5V 之間,為不同電源環(huán)境下的應(yīng)用提供了良好的適應(yīng)性。
    2024-07-31 147次
  • ADI(亞德諾)ADAU1701JSTZ音頻處理器技術(shù)解析
  • 在音頻處理領(lǐng)域,ADI(亞德諾)的 ADAU1701JSTZ 是一款性能出色的音頻處理器,為高質(zhì)量音頻應(yīng)用提供了強(qiáng)大的支持。ADAU1701JSTZ 采用先進(jìn)的SigmaDSP?內(nèi)核,其工作頻率可達(dá)50 MHz,能夠快速且高效地處理音頻數(shù)據(jù),確保實(shí)時(shí)性和精確性。
    2024-07-15 150次
  • 了解ADSP-21489BSWZ-4B數(shù)字信號(hào)處理器
  • 在數(shù)字信號(hào)處理的舞臺(tái)上,ADI(亞德諾)的 ADSP-21489BSWZ-4B 以其卓越的性能和先進(jìn)的特性脫穎而出,成為眾多應(yīng)用的核心驅(qū)動(dòng)力。ADSP-21489BSWZ-4B 基于SHARC?架構(gòu),工作頻率高達(dá) 400 MHz。這種高頻率賦予了它強(qiáng)大的數(shù)據(jù)處理能力,能夠迅速執(zhí)行復(fù)雜的數(shù)字信號(hào)處理算法和指令,確保在實(shí)時(shí)性要求嚴(yán)苛的應(yīng)用中也能迅速響應(yīng)。
    2024-07-15 144次
  • ADI(亞德諾)ADSP-21489KSWZ-5B技術(shù)詳解
  • ADI(亞德諾)的 ADSP-21489KSWZ-5B 是一款性能卓越、功能強(qiáng)大的處理器,為各種復(fù)雜的信號(hào)處理任務(wù)提供了高效可靠的解決方案。ADSP-21489KSWZ-5B 基于先進(jìn)的SHARC?架構(gòu),工作頻率高達(dá) 500 MHz。這種高頻率使得它能夠以極快的速度處理數(shù)據(jù)和執(zhí)行指令,具備強(qiáng)大的運(yùn)算能力和數(shù)據(jù)處理能力,能夠在短時(shí)間內(nèi)完成大量復(fù)雜的數(shù)字信號(hào)處理任務(wù),滿(mǎn)足對(duì)實(shí)時(shí)性和處理速度要求極高的應(yīng)用場(chǎng)景。
    2024-07-15 129次
  • ADAU1401AWBSTZ-RL音頻處理器技術(shù)解析
  • 在音頻處理領(lǐng)域,ADI(亞德諾)的 ADAU1401AWBSTZ-RL 是一款性能卓越、功能豐富的音頻處理器,為各種音頻應(yīng)用提供了強(qiáng)大的支持。ADAU1401AWBSTZ-RL 基于 SigmaDSP? 內(nèi)核架構(gòu),具有強(qiáng)大的數(shù)字信號(hào)處理能力。其工作頻率高達(dá) 294.912 MHz,使得它能夠快速而高效地處理音頻數(shù)據(jù),輕松應(yīng)對(duì)復(fù)雜的音頻算法和處理任務(wù)。
    2024-07-15 117次

    萬(wàn)聯(lián)芯微信公眾號(hào)

    元器件現(xiàn)貨+BOM配單+PCBA制造平臺(tái)
    關(guān)注公眾號(hào),優(yōu)惠活動(dòng)早知道!
    10s
    溫馨提示:
    訂單商品問(wèn)題請(qǐng)移至我的售后服務(wù)提交售后申請(qǐng),其他需投訴問(wèn)題可移至我的投訴提交,我們將在第一時(shí)間給您答復(fù)
    返回頂部